aum
Это никак не объясняет как интерпретировать график Resistance и зачем его показывают.
Так как разработчик ожидает резистивное поведение, а по факту имеет в некоторых случаях высокодобротный LC фильтр, можно получить проблемы в случае применения бусины в цепи питания м/с работающей около пика его импеданса.
Далее, а что делать если не 100 МГц?
Обратите внимание, т.к. специфицируют модуль импеданса на 100 МГц, под это место пик и подгоняют.
А если ещё учесть сильную зависимость импеданса от тока, эти графики вообще получается просто в заблуждение вводят.
>Это никак не объясняет как интерпретировать график Resistance
Действительно, но повторюсь: лучше подтянуть/освежить знания по ТОЭ и вернуться к этому графику - станет сильно яснее.
Выше я попытался объяснить, вот в сухом остатке формулировка: график Rac отображает частотный профиль эквивалентного сопротивления (и соответственно, потерь), обусловленных переориентацией магнитных доменов в феррите.
>и зачем его показывают.
Ну, риторический вопрос
>Так как разработчик ожидает резистивное поведение
Спорно. Я не ожидаю ;)
>а по факту имеет в некоторых случаях высокодобротный LC фильтр
Это неверно, фильтр получается именно низкодобротный, и это принципиально важно.
>А если ещё учесть сильную зависимость импеданса от тока
Поподробнее можно :))
>эти графики вообще получается просто в заблуждение вводят.
Вас немного начинает заносить в область, не связанную с инженерингом. Графики конечно же охрененно полезные для понимания, но, конечно, избыточны для практических целей.