Size: a a a

2020 June 19

V

Vascom in ELECTRONIX
Vovan Sidorovich
Вкрацце: Если использовать гребёнчатый фильтр, то можно делать довнсамплинг простым снижением частоты семплиррования?
Так чтоле?
Да
источник

VS

Vovan Sidorovich in ELECTRONIX
Alexander
А что смущает?
Тоесть, если взять частоту семплирования 10 килогерц вместо 40киллосемплов (для звука) и применить то что в статье, получается антиальясинговый фильтр на 5 килогерц в комплекте?
источник

V

Vascom in ELECTRONIX
Гребенчатый фильтр - это ФНЧ без перемножителей и с непрямоугольной АЧХ.
источник

A

Alexander in ELECTRONIX
Vovan Sidorovich
Тоесть, если взять частоту семплирования 10 килогерц вместо 40киллосемплов (для звука) и применить то что в статье, получается антиальясинговый фильтр на 5 килогерц в комплекте?
Если коэффициент децимации равен 2, то да.
источник

VS

Vovan Sidorovich in ELECTRONIX
а если 4. или кратный 2? Или 2, а потом сразу ещё раз 2? последнее тоже очень хорошо.
источник

DS

Dolphin Soft in ELECTRONIX
Vovan Sidorovich
Сам незнаешь? Так и скажи!

По теме. Поставить нормальный входной железный антиальясинговый фитьтр варианта нет(лень).
Может есть какой алгоритм попроще? Чтобы на не ДСП можно?
Это был хороший совет, но ок, мне пох
источник

DS

Dolphin Soft in ELECTRONIX
Alexander
Но мега весьма слабенький камешек для практической ЦОС имхо :/
128 частотный эквалайзер осиливает
источник

V

Vascom in ELECTRONIX
Vovan Sidorovich
а если 4. или кратный 2? Или 2, а потом сразу ещё раз 2? последнее тоже очень хорошо.
А зачем 2 и 2? Можно сразу 4.
источник

V

Vascom in ELECTRONIX
Главное на высокой частоте линию задержки и сумматор. Затем можно понизить частоту и на ней уже интегратор.
источник

VS

Vovan Sidorovich in ELECTRONIX
Vascom
Главное на высокой частоте линию задержки и сумматор. Затем можно понизить частоту и на ней уже интегратор.
Непонимаю. Вообще всё непонимаю!
Что должна делать линия задержки? И что будет интегрировать интегратор если частота уже 1/х?
источник

V

Vascom in ELECTRONIX
Vovan Sidorovich
Непонимаю. Вообще всё непонимаю!
Что должна делать линия задержки? И что будет интегрировать интегратор если частота уже 1/х?
Линия задержки задерживает сигнал. Этот задержанный сигнал суммируешь с незадержанным.
источник

VS

Vovan Sidorovich in ELECTRONIX
тоесть всю линию? скользящее среднее?
источник

V

Vascom in ELECTRONIX
А, стоп, понижать может и нельзя посередине.
источник

V

Vascom in ELECTRONIX
Vovan Sidorovich
тоесть всю линию? скользящее среднее?
Нет, просто прямой и задержанный суммируешь.
источник

VS

Vovan Sidorovich in ELECTRONIX
каждый x*d? Или какой по счёту?
источник

V

Vascom in ELECTRONIX
Каждый. x(n)+x(n-D)
D - длина линии задержки и коэффициент, показывающий полосу пропускания фильтра.
И это всё интегрируешь в накопителе.
источник

VS

Vovan Sidorovich in ELECTRONIX
Vascom
Каждый. x(n)+x(n-D)
D - длина линии задержки и коэффициент, показывающий полосу пропускания фильтра.
И это всё интегрируешь в накопителе.
тоесть: если D=4 то. z1=x-1n, z2x-2n, z3=x-3n, z4=x-4n. Берётся только x и z4? Остальное выкидывается?
Но это эквивалентно снижению частоты ADC в 4 раза и x + x-1n. Или нет?
источник

V

Vascom in ELECTRONIX
Vovan Sidorovich
тоесть: если D=4 то. z1=x-1n, z2x-2n, z3=x-3n, z4=x-4n. Берётся только x и z4? Остальное выкидывается?
Но это эквивалентно снижению частоты ADC в 4 раза и x + x-1n. Или нет?
Да, берётся это. Это не эквивалентно. Суммируя прямоц сигнал и задержанный ты не получаешь аналог АЦП с частотой в 4 раза меньше.
источник

V

Vascom in ELECTRONIX
Промоделируй в octave и посмотри.
источник

V

Vascom in ELECTRONIX
Простой же алгоритм.
источник