Size: a a a

FPGA technical questions

2018 April 05

RY

Roman Yanalov in FPGA technical questions
если перейдете на xilinx, у них есть более модная штука - sdsoc для СнК (Arm + fpga) https://www.xilinx.com/products/design-tools/software-zone/sdsoc.html но он денег стоит
источник

RY

Roman Yanalov in FPGA technical questions
для коммерческой разработки наверное всё денег стоит, но HLS идет в бесплатных поставках САПР
источник

MK

Michael Korobkov in FPGA technical questions
Roman Yanalov
если перейдете на xilinx, у них есть более модная штука - sdsoc для СнК (Arm + fpga) https://www.xilinx.com/products/design-tools/software-zone/sdsoc.html но он денег стоит
Каких-то 1к
источник

RY

Roman Yanalov in FPGA technical questions
Нужно почитать литературу про верификацию. Если команда маленькая, то упарываться по модным методологиям типа UVM имхо не стоит. Литературу, к сожалению, по этому вопросу посоветовать не смогу
источник

I

Ildar in FPGA technical questions
Roman Yanalov
если задачи data-oriented, то имеет смысл посмотреть в сторону HLS (для альтеры - https://www.altera.com/products/design-software/high-level-design/intel-hls-compiler/overview.html, принципы работы http://www.eet.bme.hu/~timar/data/hls_bluebook_uv.pdf)
Спасибо! выглядит очень HLS полезно, однозначно нужно будет узанть поближе. А там уже и про альтернативу от Xilinx посмотрю
источник

I

Ildar in FPGA technical questions
Roman Yanalov
Нужно почитать литературу про верификацию. Если команда маленькая, то упарываться по модным методологиям типа UVM имхо не стоит. Литературу, к сожалению, по этому вопросу посоветовать не смогу
Да, команда будет небольшая.
Извиняюсь, что имелось ввиду под "верификацией"? Думаю как гуглить ))
источник

RY

Roman Yanalov in FPGA technical questions
но класс задач, который он эффективно решает меньше, чем разработка на уровен RTL
источник

RY

Roman Yanalov in FPGA technical questions
Ildar
Да, команда будет небольшая.
Извиняюсь, что имелось ввиду под "верификацией"? Думаю как гуглить ))
проверка корректности разработанной системы
источник

RY

Roman Yanalov in FPGA technical questions
источник

MK

Michael Korobkov in FPGA technical questions
Ildar
Да, команда будет небольшая.
Извиняюсь, что имелось ввиду под "верификацией"? Думаю как гуглить ))
Если  надумаешь, мы курсы ведём смотри на plis2.ru
источник

I

Ildar in FPGA technical questions
Roman Yanalov
проверка корректности разработанной системы
спасибо, понял, загуглил, нашел )
и спасибо за книгу! )
источник

RY

Roman Yanalov in FPGA technical questions
да, Миша круто рассказывает
источник

I

Ildar in FPGA technical questions
отлично!
Курсы только в Москве проводятся?
источник

ΔΒ

Δαρθ Βέιδερ in FPGA technical questions
Ildar
Я по специальности программист, работаю с embedded-ом.
Поэтому вот сам по верхам и галопом прохожусь, пытаюсь наверстать. Впринципе да, наверное нужно будет задачку найти для платки и пилить, практики набираться
все говорят, что чистые программисты с трудом въезжают в  HDL. У меня самого проверить не было возможности, к моменту освоения HDL уже был бекграунд цифровой электроники :)
источник

RY

Roman Yanalov in FPGA technical questions
Δαρθ Βέιδερ
все говорят, что чистые программисты с трудом въезжают в  HDL. У меня самого проверить не было возможности, к моменту освоения HDL уже был бекграунд цифровой электроники :)
Книжку Харрисов же говорит, что прочитал)
источник

ΔΒ

Δαρθ Βέιδερ in FPGA technical questions
хз, я ее начинал читать но потом забросил :)
источник

MK

Michael Korobkov in FPGA technical questions
Ildar
отлично!
Курсы только в Москве проводятся?
Нет, можно удаленно
источник

MK

Michael Korobkov in FPGA technical questions
Δαρθ Βέιδερ
все говорят, что чистые программисты с трудом въезжают в  HDL. У меня самого проверить не было возможности, к моменту освоения HDL уже был бекграунд цифровой электроники :)
Так же как  из хдл в ебдедед
источник

I

Ildar in FPGA technical questions
Δαρθ Βέιδερ
все говорят, что чистые программисты с трудом въезжают в  HDL. У меня самого проверить не было возможности, к моменту освоения HDL уже был бекграунд цифровой электроники :)
да, перестроить мышление с "последовательного" на "параллельное" выполнение было довольно сложно. Первое время в голове это вообще выглядело как черный ящик, принимал на веру ))
Но потом вроде начал осознавать )
источник

c🦊

cleverfox 🦊 in FPGA technical questions
Δαρθ Βέιδερ
все говорят, что чистые программисты с трудом въезжают в  HDL. У меня самого проверить не было возможности, к моменту освоения HDL уже был бекграунд цифровой электроники :)
Да. Трудно. Я программирую почти 26 лет, последние 15 лет этим занимаюсь серьезно и зарабатываю на жизнь. Еще в детстве меня папа учил разрабатывать цифровые устройства на рассыпухе (не сложные). Но ПЛИСы идут тяжело.
источник